当前位置:看商机 > 行业资讯 > 资讯 > 单片机上拉电阻、下拉电阻的详解和选取

单片机上拉电阻、下拉电阻的详解和选取

发布时间:2020-12-28 11:00:32 点击次数:1636

1.概念

1.上拉是通过电阻将不确定信号钳位到高电平!“电阻器还充当电流限制器”!下拉同理!

2.上拉电路将电流流入器件,而下拉电路则是输出电流

3.弱和强仅在上拉电阻的电阻上有所不同,从未严苛的差别

4.对于非集电极(或漏极)开路输出型电路(例如平常栅极电路),增加电流和电压的能力受到限制。上拉电阻的机能主要是为集电极开路输出电路输出电流通道。

二,抗拉力

1.通常当作单键触发器,如果IC本身并未内部电阻,则为了将单键维持在未触发状态或在触发后回到原始状态,必须连接另一个电阻器IC以外。

2.数字电路具备三种状态:高电平,低电平和高阻抗状态。在某些应用中,不需要高阻抗状态。您可以使用上拉电阻或下拉电阻来使其处于稳定状态,实际取决于设计。根据要求!

3.一般来说,它是I/O端口,有些可以设置,有些不能设置,有些是内置的,有些需要外部连接。I/O端口的输出类似于三极管的c。当c连接到电阻器和电源时。电阻一齐变为C拉电阻,也就是说,如果端口在正常状态下为高,则电阻变成@nz@电阻。当c通过一个电阻接地时,该电阻称做下拉电阻,因此该端口通常为低电平,可以工作吗?例如:“当连接到上拉电阻的端口设置为输入状态时,其正常状态为高电平,用于检测低电平输入”。

4.当总线驱动能力缺乏时,上拉电阻器用于提供电流。一般来说,它是提供电流,而下拉电阻器用于吸收电流,这就是我们通常所说的灌电流。

5.连接电阻以预防输入端子浮动

6.减小外部电流对芯片的干扰

7.用cmos保障保障二极管,一般电流不大于10ma

8.通过上拉或下拉增加或缩减驱动电流

9.可能会变更级别,通常在TTL-CMOS匹配中使用

10.引脚悬空时处于某种状态

11.增加高电平输出时的驱动能力。

12.提供OC门的最新信息

三,上拉电阻的应用法则

1.当TTLcircuit驱动COMScircuit时,如果TTLcircuit的输出高电平低于COMS电路的最小高电平(通常为3.5v),则需要连接一个上拉电阻到TTL的输出端子以增加输出高电平的值。……………………...

2.OC门电路“必须先添加上拉电阻,然后才能使用”。

3.为了增加输出引脚的驱动能力,在某些单芯片引脚上不时使用上拉电阻。

4.在COMS芯片上,为预防静电破坏,未使用的引脚不能悬空。通常,连接一个上拉电阻以减小输入阻抗并提供泄漏荷通路。

5.在芯片的引脚上增加上拉电阻,以提高输出电平,从而提高芯片输入信号的噪音容忍度,并提高抗干扰能力。

6.提高总线的抗电磁干扰能力。如果引脚悬空,则更容易接纳外部电磁干扰。

7.长期传输中的电阻不匹配易于导致反射波干扰,下拉电阻为电阻匹配,有效性抑止了反射波干扰。

8.数字电路中未使用的输入引脚必须连接到固定电平,并连接到高电平或通过1k电阻接地。

四,上拉电阻阻值选择规范

1.考虑芯片的省电和电流吸收能力,应该足够大;电阻大,电流小。

2.它应该足够小以确保足够的驱动电流;电阻小,电流大。

3.对于高速电路,过多的上拉电阻或许具备平滑的边沿。

以上三点通常在1k和10k之间选择,下拉电阻器也是如此。

上拉电阻和下拉电阻的选择应结合开关管的特性和下级电路的输入特性来设置,并且需要考虑以下因素:

1,驱动能力和功耗的均衡,以上拉电阻为例通常,上拉电阻越小,驱动能力越强,但是功耗也越大。设计时应留意两者之间的抵消。

2,低级电路的驱动要求,以相同的上拉电阻为例。当输出为高电平时,开关将断开。上拉电阻应该适当地选择,以提供足够的电流到下游电路。

3,优劣电平设置,不同电路的轻重电平阈值电平会有所不同,应恰当设置电阻值以确保输出正确的电平,以上拉电阻为例。当输出为低时,开关管开启。上拉电阻和开关管导通电阻分压值应确保它们低于零电平阈值。

4.频率特性。以上拉电阻为例。上拉电阻器与开关的漏极-源极级之间的电容以及较低级电路之间的输入电容将形成“rc延迟”。电阻越大,延迟越大。在这方面,上拉电阻的设置应考虑电路的需要。

设置下拉电阻的法则与上拉电阻相同。

OC门输出高电平是高阻抗状态,其上拉电流应由上拉电阻提供。将输入端口设置为不超过100ua,将输出端口驱动电流设置为大概500ua,基准工作电压为5v,并且输入端口的长短电压平缓阈值为0.8v(低于此值低);2V(高级别阈值)。

当选择了上拉电阻:500ua的x 8.4K=4.2也就是说,输出端可以低于0.8v,当它大于8.4k更大拉下去,这是最小的阻力,并且,如果它不能被拉低如果输出端口驱动电流大,则可以减小电阻以确保下拉时电阻可以低于0.8v;当输出高电平时,忽略管的泄漏电流。两个输入端口需要200ua,200uax15K=3V意味着上拉电阻压降为3v,输出端口可以达到2v。该电阻是最大电阻值。到2V了。选10K可用。【最大压降/最大电流,最小电压降/最小电流】

COMS门可以参看74hc系列设计。管的泄漏电流不可忽略。io端口的具体电流在不同级别下也有所不同。以上仅是规范。一句话可以归纳为:当输出为低电平时,请勿向输出端口供电。(否则,剩余的电流会馈送到级联的输入端口,如果大于低电平阈值,它将是不精确的)

此外,还应留意以下几点:

答:这取决于输出端口驱动的装置。如果装置需要高压且输出端口的输出电压缺乏,则需要添加上拉电阻。

b.如果有上拉电阻,则默认情形下其端口为高电平,并且您必须使用低电平来控制它。例如三态门电路三极管的集电极或二极管的正极来控制上拉电阻器。电流被下拉至低电平。相反,

c.特别用于接口电路。为了取得一定的水准,通常使用这种方式来确保正确的电路状态以避免事故。例如,在电机控制中,逆变器桥的上下臂不能直接连接。它们都由同一台单片机驱动,并且必须设置初始状态。

尽量驱动灌电流。

选择电阻时,请在测算后选择最相近规格值的电阻!

P0上拉电阻的缘故是:

1.P0口片无上拉电阻

2.P0工作时为I/O口,上部FET处于关闭状态,因此输出引脚处于悬空状态,因此当p0用于输出线时,它是漏极开路输出。

3,由于芯片上并未上拉电阻,上层FET再度关闭,p0输出1时端口电平不能上拉。

P0是双向接口,其他P1,P2,P3是准双向接口。准双向接口是因为读取外部数据时需要“准备”。为什么需要打算?

当微控制器读取准双向端口的端口时,应首先将端口锁存器分配为1,目的是关闭FET,而不是由于片上FET导通将端口钳位在低电平。。